Genadi Zawidowski
Генадий, хочу платку развести для пробы, рассматриваю схему в сообщении #100, но не нахожу сигнала SPI_SCLK откуда он приходит.
Спасибо, что подсказали... выложил новую схему - теперь это сигнал CPU_SCK, прямо с процессора везде идёт.
Сейчас на макете проверяю - перенёс сигнал AD9951 IOUPDATE как выходной с дешифратора - ещё вывод освободил.
К MAX3232 поставьте вторую таккю же или что-то с большим количеством каналов - сигналы DTR и RTS с CAT интерфейса надо же куда-то заводить (манипуляция и PTT)! Команды, конечно, обрабатываются, но не все логгеры умеют.
На макете у меня 5 вольт, потому стоит атмега32 просто (её не жалко замучать программированиями) и ADM206. Кварц просто так припаян (процессор работает от внутреннего 8 МГц).
Последний раз редактировалось Genadi Zawidowski; 28.05.2011 в 21:55.
644 DIP тоже нет, можно заказать TQFP44 ну и max3232.
На схеме вижу гнездо для hd1602 и 8 разрядов управления, это так будет?
Я имел ввиду 8 разрядов HD1602_D0--HD1602_D7 на гнезде XS4.
Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)