Забавно вы тут рассуждаете, ... софт загружаемый в фпга нужно смотреть. Есть или нет там импульсов, математике пофигу. Раньше, не знаю как сейчас в софте, 12 разрядов использовалось в первых перемножителях. Даже если два подключены они не использовались. Может и сейчас так и оставили.
INA[1] : 186 : input : 3.3-V LVCMOS : : 7 : Y
INA[0] : 187 : input : 3.3-V LVCMOS : : 7 : Y
фпга не пофигу, он расчитан на 16 битную шину. по идее там просто ноль должен быть в младших разрядах для 2208-14но дело не в этом, а в том что 4z5lv предположил что 2208-14 это отбракованные 2208, с теми же 16ю битами.. вот мы и пытаемся выяснить так ли это.
Посмотрел. Все 16 бит используются, 22 бита после кордика и выходные сэмплы после дециматора 24 бита. Есть куда расти.
Но что толку, LTC2208 выдает только 13 значащих бит, остальные просто шум.Код:module receiver( input clock, //122.88 MHz input [5:0] rate, //48k....960k input [31:0] frequency, output out_strobe, input signed [15:0] in_data, output [23:0] out_data_I, output [23:0] out_data_Q, output test_strobe3 ); wire signed [21:0] cordic_outdata_I; wire signed [21:0] cordic_outdata_Q;
Ну вот и выяснили, 12 бит до сих пор используют, остальное в мусор. Поскольку после дециматора 24 бита. Чет припоминаю двухлетней давности разговор о том, что третьего цыклона не хватит для 14, 16 бит. Так что радуемся 100...105 dB, вытянутых из этих LTC2208, пусть они хоть 14, 16 битные. Все остальное, что ниже этого уровня - приписка софтовая. Прверяется оч хорошо калиброванным аттеньатером. Афедри получается с такими же 100...105 dB вашего ДД.
24 бита позволяют реализовать ДД 144дБ, даже если бы входной 16-ти битный АЦП был бы идеальным, и давал бы 96дБ SNR, децимация до 48кГц дает прирост 31дБ, необходимый ДД составляет лишь 127дБ.
Если вы не согласны с этим, пожалуйста, приведите свои расчеты, доказывающие это.
У меня как раз есть такой. Что делать ?
Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)