Уважаемые посетители! Форум CQHAM.RU существует исключительно за счет показа рекламы. Мы будем благодарны, если Вы не будете блокировать рекламу на нашем Форуме. Просим внести cqham.ru в список исключений для Вашего блокировщика рекламы.
Страница 149 из 203 ПерваяПервая ... 4999139146147148149150151152159199 ... ПоследняяПоследняя
Показано с 1,481 по 1,490 из 2024

Тема: DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

  1. #1
    Аватар для EU1SW
    Регистрация
    01.07.2009
    Адрес
    Minsk
    Сообщений
    3,869
    Записей в дневнике
    1
    Позывной
    EU1SW

    DDC/DUC трансивер с интерфейсом Ethernet из модулей с Али

    EU1SW
    В этой теме предлагается конструкция SDR трансивера из готовых модулей на основе исходных кодов OpenHPSDR & Hermes-Lite, протокол обмена совместим с
    Hermes, управляющая программа PowerSDR mRX PS, проект предоставляет функционал "один приемник с обзором 192 кГц + один передатчик" в полном дуплексе, совместим с программой HermesVNA с функционалом векторного анализатора.

    Скрытый текст

    Основные компоненты: демоплата Altera Cyclone IV EP4CE10, демоплата AD6645 14 бит АЦП, ЦАП - 14 битный DAC904e, модуль PHY Ethernet на чипе LAN8720, из необязательных компонентов - УВЧ на BFG591, ДПФ.
    Для тактирования применен внешний CMOS КГ 96 МГц, который непосредственно распаян на плате АЦП и питается от собственного стабилизатора 3,3 В. FPGA PLL используется для внутреннего тактирования. Плата АЦП модифицирована, установлен антиалиас LC фильтр 35 МГц и трансформатор 1:2. Кш приемника без преампа порядка 30 дБ, с преампом на BFG591 - лучше 8 дБ.
    С нонейм КГ 96 МГц RMDR в 10 кГц порядка -120 дБ, IMD3 на выходе ЦАП лучше -70 дБ dBc на всех КВ диапазонах, спуры и прочий мусор - лучше -80 dBc, выход ЦАП - +5 дБм.
    Предусмотрен вывод демодулированного аудио непосредственно из железа, для минимизации задержек, реализация дельтасигма ЦАП, внешний кодек не нужен, наушники непосредственно с пинов ПЛИС через цепочку из ВЧ дросселя + электролит, отсечь постоянку.
    Распиновку лучше сразу смотреть в архиве проекта, там же и готовые файлы .sof для текущей распиновки, для постоянной прошивки нужно конвертировать в .jic
    Единственный нюанс с пинами, так как входом PLL могут быть только специально предназначенные для этого пины, один из них - 23-й уже занят тактовым генератором 50 МГц, но формально он не нужен, поэтому можно либо отпаять генератор и подать DRY с АЦП на этот 23-й пин, скорректировав проект, либо подать на 24-й, на обратной стороне моей платы есть площадка для второго генератора, именно на ней и выведен 24-й пин.

    Возможен вариант использования как 2 независимых приемника с полосой 96 кГц, с одним либо 2-мя АЦП.


    UPDATE 02.01.18

    Скрытый текст

    Добавлен код формирования огибающей CW непосредственно в FPGA
    Самоконтроль CW в наушниках, подключенных к FPGA
    Управление реле преампа от значения аттенюатора Гермес, аттенюация больше -20 выключает реле
    З.Ы. пины по умолчанию изменены для совместимости с платой, перепаяной на 22к ПЛИС, измените под свою распиновку




    Обновление от 10.02.2018

    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control.zip

    Скрытый текст

    Обновление для 22k
    Расширеные кордики RX/TX (low spurs)
    Фиксированный выходной рейт 192 кгц
    2RX+ 1TX
    cwkey input - вход для вертикального ключа или датчиков CW, semi break, время задержки ptt выставляется в powersdr
    активное состояние - пин на массу, поэтому сразу рекомендую в целях сохранности входов ПЛИС цеплять транзисторный оптрон, а светодиод либо подтягивать к плюсу, если у вас ключ, либо выход датчика с ОК, либо соответственно на массу, если ваш датчик выдает логический уровень.
    Аналогично поступить и со входом ptt_in.
    tune output - выход индикации режима tune, в powersdr необходимо включить опцию apollo (tnx rolin)
    регулировка выходной мощности в режиме Гермес, будет работать как регулировка с передней панели софта, так и калибровка в сетапе по диапазонам.
    DAC_ALC - шимированный выход 0-3,3 вольта
    На выходном пине ПЛИС монтируем делитель, например 4,7 и 3 кОм, что бы привести верхнюю границу к опорному ЦАП 1,25 вольта, и фильтрующую емкость.
    Изменения в обвесе DAC: пин
    INT/EXT (16) поднять с массы и подключить к аналоговому плюсу DAC, сигнал с выхода делителя подать на референсный вход REFIN (17), вход высокоомный, дополнительная блокировка по ВЧ будет не лишняя.
    Не забудьте пожалуйста расставить пины согласно своего хардверного дизайна.
    todo: аудиокодек, медленный АЦП


    Обновление от 11.02.2018
    Hermes_Lite_22k_CW_s idetone_fix192_cwkey _input_tune_out_powe r_control_WM8731_OK. zip

    Скрытый текст

    Обновление для 22k (Tnx Василий UR5KIM! за тестирование и багфикс )
    Теперь микрофон и наушники на борту
    аппаратный I2S кодек Wolfson WM8731, использовалась платка с Али наподобие такой https://ru.aliexpress.com/item/FREE-...674210328.html
    требует доработки, нужно поднять 2 ножки, для перевода контрольного интерфейса в режим SPI
    Для совместимости параллельно оставлен текущий код дельтасигма модуляторов для наушников из предыдущих версий
    О доработке немного позже
    Пожалуйста не забывайте выставлять распиновку в соответствие со своей хардверной конфигурацией.


    Обновление от 16.04.2018, полный фарш от Сергея

    Вложения


    Скрытый текст

    Апдейты для обоих плат,
    в версию 10К включены все последние обновления, увеличена раскачка в телеграфе, вместо отдельного выхода на наушники теперь там живет кодек, ШИМ выход на наушники пришлось убрать, ибо не компилировалось, и больше туда все... )
    в обоих прошивках MCP3202 активен, название сигналов согласно схеме, проверяйте распиновку всех сигналов согласно вашему монтажу, компилируйте и наслаждайтесь отличным приемом )

    Добавлено через 12 минут(ы):

    для того, что бы поправить, в файле hermes_lite_core.v ищем кусок текста, и соответственно убираем палки // где надо, и добавляем где не надо
    Код:

    Код:
    //// w/o slowADC 
    //assign AIN1 = 0; 
    //assign AIN2 = 0; 
    //assign AIN3 = 0; 
    //assign AIN4 = 0; 
    //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end      
    
    //// ADC78H90CIMT 
    //Hermes_ADC ADC_SPI(.clock(pll_12288), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2), .AIN3(AIN3), .AIN4(AIN4), .AIN5(AIN5), .AIN6(AIN6));   
    //// end     
    
    //// MCP3202 tnx N7DDC 
    Angelia_ADC ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI),                    
    .AIN1(AIN1), .AIN2(AIN2)); 
    assign AIN3 = 0; 
    assign AIN4 = 0; 
    assign AIN5 =  200; 
    assign AIN6 = 1000; 
    //// end   
    
    //// MCP3204 
    //Angelia_AD4 ADC_SPI(.clock(IF_CLRCLK), .SCLK(ADCCLK), .nCS(nADCCS), .MISO(ADCMISO), .MOSI(ADCMOSI), 
    //                   .AIN1(AIN1), .AIN2(AIN2));
     //assign AIN3 = 0;
     //assign AIN4 = 0; //assign AIN5 =  200; 
    //assign AIN6 = 1000; 
    //// end







    Информация от RX3QFM
    Добавлен хелп по работе с Quartus (версия 15.0 Web Edition) и программированию FPGA





    Информация от UR5KIM
    Схемы и рисунки печатных плат модуля усилителя ВЧ приемника и модуля ЦАП передатчика.

    Скрытый текст

    Файлы корректировались мною после изготовления плат для устранения замеченных недостатков, так что возможно чего-то не учел. Но, надеюсь, что все нормально.
    Схемы в spl, а печатные платы в lay6 форматах. На всякий случай прикладываю файлы схем в графическом виде, а рисунки печаток в pdf файлах. За масштаб при их распечатке не ручаюсь.
    В схеме DAC модуля нарисовано два варианта подключения питания аналоговых узлов микросхемы DAC904E - 3,3 Вольта или 5 Вольт. Эти цепи нарисованы штриховой линией. На печатной плате это подключение нужно сделать, запаяв соответствующую ферритовую бусину. Одновременно должна быть запаяна только одна бусина из двух, помеченных красной точкой на рисунке платы в файле формата lay6!
    Печатки довольно простые, но для облегчения монтажа при наведении указателя мышки на любой элемент в программе SprintLayout подсвечивается номинал этого элемента.
    Платы двухсторонние. Нижняя сторона сплошная фольга, которая используется как общий провод. Она зенкуется в нужных местах под выводы разъемов и перемычки, которая есть на плате усилителя. Подключение элементов к нижнему слою фольги производится короткими отрезками провода или монтажными пистонами, которые пропаиваются с двух сторон платы.
    При изготовлении плат способом ЛУТ рисунки нужно печатать зеркально.
    Подключение микросхемы ЦАП к выводам Альтеры должно соответствовать вашему варианту компиляции программы. Я указал на схеме свой.
    Что непонятно - спрашивайте, постараюсь ответить.






    От RA4UKL. Update 02.01.18
    Желающим собрать плату ADC самостоятельно, пост. Схема даташитная, плата обновлена.




    Комментарий модератора

    1. UN7RX:
    2. Всех предупреждаю - авторские ветки на CQHAM будут модерироваться предельно жестко. Если вам что-то не нравится, вы в них просто не заходите, а за наезды на авторов будут баны вплоть до пожизненных. Никаких шуток!
    Последний раз редактировалось UN7RX; 08.04.2019 в 19:57.
    73! ***a few homemade DDC|DUC rigs, Malamute DDC, Storch-X DDC 7"



  2. #1481

    Регистрация
    07.08.2006
    Адрес
    KO91OO
    Сообщений
    221
    Позывной
    UF3K
    Раз "пошла такая пьянка" ))
    Нажмите на изображение для увеличения. 

Название:	trx.jpg 
Просмотров:	776 
Размер:	406.9 Кб 
ID:	307508
    Через неделю-другую проект выложу в публичные на github
    Там кроме прочего добра стоит платка stm32f103c8t6 за 1,5$ - можно играться с управлением и все такое...
    73! Владимир. ex RX3QFM

  3. Спасибо от EU1SW, Livas60, r3ya, RC3ZQ

  4. #1482
    Предусмотрено ли в проекте два пина для подключения аттенюатора на -10 и -20 db.

  5. #1483
    Цитата Сообщение от laguvit Посмотреть сообщение
    Предусмотрено ли в проекте два пина для подключения аттенюатора на -10 и -20 db.
    Это определяется прошивкой. Я такую прошивку использую, аттенюаторы работают. Эту прошивку сделал активный участник форума Василий, за что ему спасибо!
    Юрий.
    P.S. Сообщение 1203.
    Последний раз редактировалось RV3DLX; 28.02.2019 в 21:47.

  6. #1484
    Ребята, если у кого есть лишняя кроссплата версии UR5RIM ( фото в посте 779 ) дайте знать в личку. Приобрету или закажу изготовить.

  7. #1485

    Регистрация
    17.08.2006
    Адрес
    Украина, г.Сарны
    Сообщений
    572
    Позывной
    UR5KIM
    Это старый пробный вариант.
    Сейчас проект переведен на новую версию платы:
    Нажмите на изображение для увеличения. 

Название:	m_top.jpg 
Просмотров:	801 
Размер:	952.3 Кб 
ID:	308551Нажмите на изображение для увеличения. 

Название:	m_bottom.jpg 
Просмотров:	674 
Размер:	909.8 Кб 
ID:	308552
    73! Василий

  8. Спасибо от EU1SW, UF3K, UT0UM

  9. #1486

    Регистрация
    07.08.2006
    Адрес
    KO91OO
    Сообщений
    221
    Позывной
    UF3K
    Василий, интересно в какие габаритные размеры плата уместилась?
    И, если позволите, есть замечание не по плате, а по поводу расположения опорника на АЦП. Его лучше на обратную сторону переместить. На прием не заметно, а на передачу в дальней зоне (0,5-2 МГц от сигнала) примерно 10-15 дБ получилось чище. Все-таки с шины АЦП наводится. Либо экранировать опорник.
    Никогда не заострял на этом внимание в теме, т.к. для меня это было настолько очевидно, что...
    PS: Опорник снизу очень удобно ложится на 2-сторонний скотч.
    73! Владимир. ex RX3QFM

  10. #1487

    Регистрация
    17.08.2006
    Адрес
    Украина, г.Сарны
    Сообщений
    572
    Позывной
    UR5KIM
    Владимир, габариты платы получились 200х112мм.
    Опорник, вроде как, изначально экранирован:
    Нажмите на изображение для увеличения. 

Название:	pcb_top.jpg 
Просмотров:	669 
Размер:	968.8 Кб 
ID:	308563
    Пошли вопросы в личку по плате.
    Занимался платой мой сын Александр (UR5KIT). Проектирование и разводка производились им в программе Diptrace. Изготовление заказывали в Китае.
    Более подробную информацию о проекте Александр предоставит несколько позже.
    73! Василий

  11. Спасибо от ko85xm Саша, rz0si, UF3K

  12. #1488

    Регистрация
    07.08.2006
    Адрес
    KO91OO
    Сообщений
    221
    Позывной
    UF3K
    Василий, спасибо, в отличные габариты вписались. Ну, и DipTrace - отличный выбор, если не заморачиваться с PiCad и Altium.
    Сорри, это у Вас плата входного трансформатора АЦП, а не опорник. Я сослепу не разглядел. Тогда все просто отлично.
    73! Владимир. ex RX3QFM

  13. #1489
    Публикую дополнительную информацию по кросс-плате из сообщения #1485

    На плате размещаются модули ПЛИС Altera, LAN, кодека и АЦП. Также разведены цепи опторазвязки управления внешним усилителем мощности, PTT и ключа. Предусмотрен вход для опорного генератора для PLL стабилизации частоты VCXO АЦП. Выведены порты управления внешним аттенюатором и УВЧ, а также ДПФ. Присутствует отдельный АЦП для подключения внешнего датчика КСВ. Для увеличения уровня выходного сигнала тракта передачи предусмотрена установка дополнительного MMIC усилителя.
    Сама плата разведена таким образом, чтобы все внешние подключения по возможности размещались с одной стороны платы для упрощения вывода на панель корпуса трансивера.
    Были смонтированы два экземпляра платы. При этом выявлены две небольших ошибки, допущенных при разработке платы. По первой желательно сместить модуль аудиокодека на 1.5мм в сторону центра платы (ближе к модулю АЦП). И вторая заключается в том, что в одной и той же цепи на плате были разведены последовательно один за другим два разделительных конденсатора C15 и C42. При монтаже нужно установить или оба конденсатора или вместо одного из них запаять перемычку.
    Проверены в работе все узлы платы, кроме PLL стабилизации частоты и усилителя MMIC.
    В планах есть идея разводки платы ДПФ+АТТ+УВЧ в тех же размерах для размещения этажеркой под кросс-платой:
    Нажмите на изображение для увеличения. 

Название:	Screenshot at 16-58-32.png 
Просмотров:	629 
Размер:	642.9 Кб 
ID:	308781
    Плюс, в отдаленной перспективе, под ДПФ ещё одним этажом - плата УМ.


    В архиве схема и плата в формате DipTrace + гербер файлы, уже с исправлениями замечаний упомянутых выше. Также проект размещен на GitLab: https://gitlab.com/lazylinol/ddc-duc-trx (обе версии, реализованная в железе 0.1, и исправленная 0.2).
    Вложения Вложения



  14. #1490
    Аватар для UN7JID
    Регистрация
    10.07.2007
    Адрес
    Усть-Каменогорск
    Сообщений
    370
    Позывной
    UN7JID
    А плата, я так понимаю, разведена в 3-х слоях?
    Не стреляйте в пианиста-он играет как умеет!!! Валерий. 73!

Страница 149 из 203 ПерваяПервая ... 4999139146147148149150151152159199 ... ПоследняяПоследняя

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 2 (пользователей: 0 , гостей: 2)

Похожие темы

  1. DIY SDR DDC "на коленке", или конструкция выходного дня из модулей с Али
    от EU1SW в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 729
    Последнее сообщение: 03.09.2023, 21:04
  2. Бюджетный DDC/DUC
    от Слесарь в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 74
    Последнее сообщение: 14.08.2016, 23:44
  3. Бюджетный DDC/DUC
    от Слесарь в разделе Технический кабинет
    Ответов: 3
    Последнее сообщение: 10.08.2016, 13:19
  4. SDRstick UDPSDR-HF1/2 DDC+DUC
    от Windk в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 55
    Последнее сообщение: 17.09.2013, 21:50
  5. Очередной DDC/DUC трансивер MakSDR
    от makkosik в разделе Software Defined Radio (SDR), Digital Radio Mondiale (DRM)
    Ответов: 27
    Последнее сообщение: 30.08.2012, 10:17

Метки этой темы

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •